為實現(xiàn)萬億級計算級的性能,處理器必須極其高效,并且能最大限度地提高其性能功率比。由于目前的處理器架構無法容許任何電路級時序錯誤,處理器的性能和能源效率受到極大制約。盡管這種錯誤可能只是暫時的并且十分罕見,為確保處理器正確運行,最大速度必需被降低,最低電壓也必需被提高到被稱為“防護帶(guard band)”的范圍內。
英特爾的研究人員展示了一款測試芯片,它配備的彈性電路(resilient circuit)可檢測并糾正時序錯誤,因而無須“防護帶”。該芯片的測試結果顯示,這是迄今為止公布的能耗最低、最快的錯誤檢測時序電路。這些技術可為未來的處理器帶來類似的好處。該測試芯片表明這些電路可實現(xiàn):
·通過對芯片進行“超頻”,使性能提高達 32%(電壓保持不變)。
·通過降低電壓,使能耗降低達 33%(性能保持不變)。
·(或者)通過同時改變二者的設置,同時提高性能并降低能耗。
更多信息,請訪問英特爾http://blogs.intel.com/china