| 面向高性能計(jì)算的RISC-V小芯片設(shè)計(jì)及芯片分解與拼片 |
| 2022/11/26 9:33:59 |
|
|
|
|
| |
|
|
無(wú)論將設(shè)計(jì)概念稱為分解后的管芯、瓦片、小芯片還是良好的多芯片模塊,一個(gè)日益增長(zhǎng)的SoC設(shè)計(jì)趨勢(shì)是使內(nèi)插器(interposer)像“主板”一樣托管多個(gè)芯片。這些芯片共同構(gòu)成了一個(gè)面向特定市場(chǎng)的連貫的整體產(chǎn)品,并提供了先進(jìn)的工作負(fù)載性能和效率優(yōu)勢(shì)。 技術(shù)行業(yè)正在轉(zhuǎn)向定制設(shè)計(jì),取代傳統(tǒng)的通用CPU和分立加速器平臺(tái)。相反,計(jì)算平臺(tái)可以在許多級(jí)別實(shí)現(xiàn)特定于應(yīng)用的處理要求,下至指令集架構(gòu)(ISA)。促成這種行業(yè)轉(zhuǎn)變是SiFive的核心使命,也是SiFive的創(chuàng)始人十年前發(fā)明RISC-V的原因。 用RISC-V小芯片為自己下注 RISC-V ISA基于一種易于擴(kuò)展的開(kāi)放規(guī)范,通過(guò)利用有針對(duì)性的微體系結(jié)構(gòu)開(kāi)發(fā),實(shí)現(xiàn)對(duì)開(kāi)發(fā)人員友好的硬件和SoC設(shè)計(jì)方法,讓半導(dǎo)體公司“賭上自己”。因?yàn)檐浖陀布谥噶罴w系結(jié)構(gòu)上相遇,開(kāi)放規(guī)范RISC-V ISA允許采用、販?zhǔn)、擴(kuò)展和定制自由。這也是成功的開(kāi)放技術(shù)共有的關(guān)鍵特征,如以太網(wǎng)或Linux。 SiFive是基于RISC-V的處理器和加速器IP的領(lǐng)先提供商,也是RISC-V和LLVM的發(fā)明者。作為RISC-V矢量擴(kuò)展任務(wù)組的一員,我們很高興推動(dòng)并看到RISC-V矢量在全球范圍內(nèi)的采用,作為在AIoT、汽車、航空航天、網(wǎng)絡(luò)、存儲(chǔ)、超大規(guī)模計(jì)算和數(shù)據(jù)中心等市場(chǎng)創(chuàng)建人工智能和人工智能產(chǎn)品的途徑。SiFive相信我們自己能夠提供高性能、高質(zhì)量的基于RISC-V的IP,支持下一代計(jì)算平臺(tái)。 憑借200多項(xiàng)設(shè)計(jì)成果和10億枚內(nèi)核,技術(shù)公司可以通過(guò)與SiFive合作并賦予自己創(chuàng)新的自由來(lái)加倍下注。 數(shù)據(jù)中心和高性能計(jì)算中的人工智能 非常適合在小芯片上處理的工作負(fù)載需要芯片到芯片(D2D)通信來(lái)支持?jǐn)?shù)據(jù)集的帶寬要求。結(jié)合SiFive業(yè)務(wù)部門(mén)OpenFive的高級(jí)2.5D封裝解決方案以及高性能、低功耗和低延遲的HBM/D2D接口IP,設(shè)計(jì)人員現(xiàn)在可以創(chuàng)建片上系統(tǒng)(SOC),將更多計(jì)算能力封裝到更小的外形中,用于AI和HPC應(yīng)用。 OpenFive憑借其規(guī)格到芯片設(shè)計(jì)能力、面向AI/云/HPC/存儲(chǔ)/網(wǎng)絡(luò)應(yīng)用的可定制IP以及處理器無(wú)關(guān)、特定領(lǐng)域的架構(gòu),提供極具競(jìng)爭(zhēng)力的SOC。OpenFive IP產(chǎn)品組合包括: - 用于多芯片連接的芯片到芯片(D2D)接口IP,包括小芯片; - 高帶寬存儲(chǔ)器子系統(tǒng)(HBM2/E和HBM3); - 用于芯片到芯片連接的低延遲、高吞吐量因特拉肯接口IP; - 800/400G以太網(wǎng)MAC/PCS子系統(tǒng); - USB控制器IP。 構(gòu)建未來(lái) SiFive產(chǎn)品組合是業(yè)界最廣泛、最先進(jìn)的基于RISC-V的處理器IP產(chǎn)品組合,源自RISC-V的發(fā)明者。隨著領(lǐng)先公司為機(jī)器學(xué)習(xí)、計(jì)算視覺(jué)、自然語(yǔ)言處理和其他任務(wù)實(shí)施基于RISC-V的設(shè)計(jì),許多市場(chǎng)對(duì)可擴(kuò)展、靈活的微體系結(jié)構(gòu)的需求不斷擴(kuò)大。 SiFive和OpenFive為AI/ML產(chǎn)品實(shí)現(xiàn)了RISC-V驅(qū)動(dòng)的小芯片設(shè)計(jì),加速了新的高性能計(jì)算平臺(tái)的設(shè)計(jì),并引領(lǐng)了RISC-V的崛起。查詢進(jìn)一步信息,請(qǐng)?jiān)L問(wèn)官方網(wǎng)站 http://openfive.com/risc-v-chiplets-disaggregated-die-and-tiles/。(編譯:Donna Zhang,張底剪報(bào))
|
|
| → 『關(guān)閉窗口』 |
|
| |
|
|
|
|
|
|