萬億級計(jì)算(Tera-scale)技術(shù)是英特爾對未來平臺的一種愿景,其中幾十個到幾百個處理器核心共享與存儲器、其它CPU插槽和外設(shè)的連接。為支持新興的數(shù)據(jù)密集型應(yīng)用,I/O 帶寬必需擴(kuò)展到超過100Gbps,這意味著每個通道必需超過10Gbps。提升I/O通道速度要求精確的時鐘來為傳輸和接收數(shù)據(jù)計(jì)時,這會消耗大量功率,從而需要更大的空間來容納過濾元件以及復(fù)雜的電路用于減輕噪音干擾。
一款采用新型技術(shù)的45納米試驗(yàn)芯片利用轉(zhuǎn)發(fā)時鐘信號(通過和數(shù)據(jù)不同的通道傳輸?shù)臅r鐘)為接收器的數(shù)據(jù)計(jì)時,且只需要更少、更簡單的電路。它省去了大型過濾元件,但卻能過濾高頻時鐘抖動(時序噪音)。從技術(shù)角度,英特爾顯示,只有PLL的VCO部分(而不是全部)才是真正必要的,并且依靠這一更為簡單的電路在提高性能的同時節(jié)省了能源。這款試驗(yàn)芯片的測試結(jié)果顯示:
·可實(shí)現(xiàn)極高的電氣速度——實(shí)現(xiàn)每鏈接高達(dá)27Gb/s的數(shù)據(jù)鏈路。
·20Gb/s速率上所有I/O接收器中最佳的能效:1.6mW/Gb/s。
更多信息,請?jiān)L問http://blogs.intel.com/china