| 國半推出抖動最少、靜電保護最高的DS90LV804緩沖器 |
| 2006/3/17 0:26:51 美國國家半導體 |
|
|
|
|
| |
|
|
 美國國家半導體公司(National Semiconductor)3月15日宣布推出一款封裝小巧、可減少信號抖動的緩沖器,為該公司的一系列先進的低電壓差分信號傳輸(LVDS)產品添加更多選擇。 美國國家半導體的DS90LV804是一款4通道的LVDS緩沖器,可在0-800Mbps之間的速率傳輸數(shù)據(jù)。由于傳輸速度范圍廣闊,因此適用于主流的多插卡設計或其他多機箱的設計。這款緩沖器芯片可提供高達15kV的靜電釋放保護,讓FPGA、特殊應用集成電路(ASIC)及電路板上的其他元件獲得最可靠的絕緣保護,因此只要采用這款緩沖器驅動LVDS信號,便可確保經由電纜及底板傳送的信號完整無缺。這款芯片的應用范圍非常廣泛,最適用于如電信系統(tǒng)、數(shù)據(jù)通信系統(tǒng)、工業(yè)器材、醫(yī)療設備、汽車電子系統(tǒng)及辦公室影印設備等電子產品。 DS90LV804緩沖器可以通過普通的底板或配置簡單的電纜驅動多達4條LVDS時鐘及/或數(shù)據(jù)通道。這款芯片的差分輸入范圍較為廣闊,與LVDS、LVPECL或電流模式邏輯(CML)的輸入電平完全吻合。此外,輸出電平也全面符合LVDS的技術要求。 DS90LV804緩沖器的特點是可以確保信號完整,因此是驅動時鐘及數(shù)據(jù)信號的理想驅動器。這款緩沖器采用4通道的配置,確保內置的輸出驅動器可以配合低至只有50psec(典型值)的通道至通道歪斜。這款芯片更為信號路徑的輸端(發(fā)送器)及輸入端(接收器)提供終端裝置,以將信號抖動降低至只有30psec(典型值)。 高速信號若經由電纜或個人電腦電路板傳送,信號能否保持高度完整主要取決于數(shù)據(jù)傳輸率、電纜類別和長度、終端電路設計及環(huán)境噪音等不同因素。為了提高信號的完整性,美國國家半導體特別為DS90LV804緩沖器添加輸入及輸出或信源、終端電阻,使電路板無需另外加設這類元件,并保證數(shù)據(jù)傳送時只產生最少的回送損耗。這個優(yōu)點對長距離的信號驅動顯得尤其重要。 DS90LV804緩沖器芯片采用小巧的32引腳LLP封裝,最適用于板面空間極為有限的系統(tǒng)。此外,這款芯片也另有不含鉛封裝可供選擇。對于重視節(jié)能的系統(tǒng)來說,這款緩沖器芯片可以在四條通道都停止活動(例如作為冗余系統(tǒng)備用)時改用關機模式,以便盡量降低功耗。此外,這款芯片也設有輸出允許引腳,使用戶可以將LVDS輸出及內部偏壓發(fā)生器置于TRI-STATE低功率模式之中。 如欲進一步查詢有關這款DS90LV804芯片的資料或直接訂購樣品,可瀏覽 http://www.national.com/pf/DS/DS90LV804.html網頁。如欲進一步查詢有關美國國家半導體其他接口產品的資料,可瀏覽http://www.national.com/CHS/appinfo/interface/網頁。 (完)
|
|
| → 『關閉窗口』 |
|
| |
|
|
|
|
|
|