加入收藏
 免費(fèi)注冊(cè)
 用戶登陸
首頁(yè) 展示 供求 職場(chǎng) 技術(shù) 智造 職業(yè) 活動(dòng) 視點(diǎn) 品牌 鐠社區(qū)
今天是:2026年3月17日 星期二   您現(xiàn)在位于: 首頁(yè) →  智造 → 通信網(wǎng)絡(luò)(應(yīng)用指南)
降噪方法列表
日期:2005/11/8 9:52:02   作者:飛思卡爾半導(dǎo)體

電磁干擾是現(xiàn)代電路工業(yè)面對(duì)的一個(gè)主要問(wèn)題。為了抑制電磁干擾, 下文列出了電路板投入生產(chǎn)前需要檢查的一些細(xì)節(jié)。這些內(nèi)容只是指導(dǎo)原則,并非必須嚴(yán)格遵守的規(guī)則。這個(gè)列表是依據(jù)我們積累的大量現(xiàn)場(chǎng)經(jīng)驗(yàn)和參考資料制定的, 如需了解更多資料, 請(qǐng)參考列在本文最后的參考資料。

抑制噪聲源

·采用符合系統(tǒng)要求的最低頻率和最慢上升時(shí)間的時(shí)鐘。
·如果時(shí)鐘引至板外,應(yīng)將時(shí)鐘電路放在靠近接插件的位置。否則,將時(shí)鐘電路放在電路板中心。
·直接將晶體外殼安裝在板上,并將其接地。
·讓時(shí)鐘信號(hào)環(huán)路的面積盡量接近于零。
·將I/O驅(qū)動(dòng)器放在靠近將其引出電路板的地方。
·過(guò)濾進(jìn)入電路板的所有信號(hào)。
·過(guò)濾從高噪聲環(huán)境引出的所有信號(hào)。
·在雙組和四組封裝中端接未使用的運(yùn)放, 方法是將正輸入接地,并將負(fù)輸入與輸出相連。
·給繼電器線圈加上某種浪涌抑制。
·采用45度角走線轉(zhuǎn)向,而不是90度角的走線轉(zhuǎn)向,以減少輻射。

減少噪聲耦合

·根據(jù)頻率和換流級(jí)別,將印刷電路板上的電路隔離開來(lái)。
·要針對(duì)最短的時(shí)鐘走線放置芯片。
·高速邏輯只用于特定功能。
·將I/O芯片放置在電路板邊緣和接近接插件的位置。
·如果經(jīng)濟(jì)允許,采用多層板以盡量降低電源和接地電感。
·在單面和雙面板上采用單點(diǎn)電源和地線布局。
·采用寬的電源和地線走線。
·將時(shí)鐘線、總線和片選信號(hào)與I/O線纜和接插件隔離。
·使數(shù)字信號(hào)線,特別是時(shí)鐘,盡量遠(yuǎn)離模擬輸入和參考電壓引腳。
·使用混合信號(hào)數(shù)據(jù)轉(zhuǎn)換器時(shí),數(shù)字和模擬線路不能交叉。雙方距離要遠(yuǎn)。
·隔離高噪聲和無(wú)噪聲導(dǎo)線。
·使時(shí)鐘信號(hào)走線垂直于I/O信號(hào)。
·讓時(shí)鐘電路及導(dǎo)線遠(yuǎn)離I/O線纜。
·盡量縮短敏感導(dǎo)線的長(zhǎng)度。
·處理關(guān)鍵線路時(shí), 采用粗的走線,并在線路兩旁放置地線,以建立保護(hù)帶。
·敏感線路不要與大電流、快速切換的信號(hào)并行走線。
·盡量縮短解耦電容上的導(dǎo)線長(zhǎng)度。
·高速線路應(yīng)該短而直。
·盡量減少時(shí)鐘和其它周期信號(hào)的線路長(zhǎng)度。
·避免在晶振或其它對(duì)噪聲敏感的關(guān)鍵電路下走線。
·對(duì)所有進(jìn)入包含敏感電路的封閉區(qū)的導(dǎo)線進(jìn)行濾波。
·當(dāng)?shù)碗娖叫盘?hào)導(dǎo)線與高噪聲導(dǎo)線在同一個(gè)接插件上時(shí)(例如帶狀電纜),應(yīng)將其隔離,并放置地線于其間。
·避免低電平、低頻率線路中的接地環(huán)路。
·將高噪聲導(dǎo)線擰在一起,以消除互耦。
·使用集成電路上的所有電源和接地引腳。

減少噪音接收

·盡量避免信號(hào)環(huán)路,如果無(wú)法避免,則盡量降低環(huán)路面積。
·使用高頻、低電感的瓷片或多層陶瓷電容器作為集成電路解耦電容。
·在系統(tǒng)中的每個(gè)集成電路旁放置解耦電容。
·用大容量鉭電解電容或金屬聚碳酸酯解耦電容,對(duì)各個(gè)集成電路解耦電容充電。
·用小容量高頻電容旁路所有電解電容。
·如有需要,串連磁珠以加強(qiáng)解耦。
·隔離信號(hào)、噪聲以及硬件的電源和地。
·如果可能,采用頻率可選的濾波器。
·使用穿心電容時(shí),將外部金屬箔接地。
·將所有未用的輸入連接到電源或地,或?qū)⑺鼈兣渲脼檩敵觥?BR>·旁路所有模擬參考電壓。
·采用串聯(lián)端接以減少傳輸反射。
·高性能的模擬和混合信號(hào)集成電路不要使用插座。
    如需了解更多信息,請(qǐng)登錄網(wǎng)址:www.freescale.com.cn

作者簡(jiǎn)介:
Mark Glenewinkel
飛思卡爾半導(dǎo)體CSIC Applications工程師

→ 『關(guān)閉窗口』
 發(fā)布人:-----
 [ → 我要發(fā)表 ]
上篇文章:在實(shí)施802.16標(biāo)準(zhǔn)RF時(shí)的選用條件
下篇文章:沒(méi)有找到相關(guān)文章
→ 主題所屬分類:  通信網(wǎng)絡(luò) → 應(yīng)用指南
 熱門文章
 中航光電(158廠)電連接器產(chǎn)品選型指南 (64375)
 國(guó)巨(Yageo)片式電阻電容產(chǎn)品規(guī)格書 (57637)
 下一代前傳網(wǎng)絡(luò)接口(NGFI)白皮書 (49839)
 2013年移動(dòng)經(jīng)濟(jì)(The Mobile Economy 2013… (48115)
 鐳射二極管 (46552)
 使用NFC進(jìn)行藍(lán)牙配對(duì)(Using NFC for Bluet… (45343)
 為濾波電路選擇合適的運(yùn)算放大器 (42189)
 mirasol顯示器與競(jìng)爭(zhēng)性顯示技術(shù)的比較 - Qualco… (41850)
 CodeWarrior Development Studio (41014)
 u-blox產(chǎn)品目錄(Product Catalog 16… (40722)
 最近更新
 風(fēng)華高科中高壓MLCC解決方案多領(lǐng)域全場(chǎng)景滲透 (8月29日)
 用樹莓派Pico W和Lora Hat構(gòu)建網(wǎng)格節(jié)點(diǎn) (5月8日)
 用Pulsus PLD系統(tǒng)實(shí)現(xiàn)突破性piezoMEMS器件 (1月21日)
 復(fù)旦芯片實(shí)現(xiàn)感存算一體化:像人眼一樣智能 (9月29日)
 增強(qiáng)型人工智能為Meteor Lake處理器的設(shè)計(jì)提速 (5月15日)
 教育行業(yè)數(shù)字化自主創(chuàng)新飛騰生態(tài)解決方案白皮書 (4月2日)
 人形機(jī)器人設(shè)計(jì)原則及人類智能和內(nèi)部身體系統(tǒng)仿真 (2月2日)
 用傳感器讓中央空調(diào)更節(jié)能環(huán)保,精確測(cè)量溫濕度、… (1月30日)
 不干膠標(biāo)簽印刷UL認(rèn)證 (11月22日)
 基于廣芯微UM3242F-RET6主控芯片的DC-AC逆… (11月9日)
 文章搜索
搜索選項(xiàng):            
  → 評(píng)論內(nèi)容 (點(diǎn)擊查看)
您是否還沒(méi)有 注冊(cè) 或還沒(méi)有 登陸 本站?!
關(guān)于我們 ┋ 免責(zé)聲明 ┋ 產(chǎn)品與服務(wù) ┋ 聯(lián)系我們 ┋ About 365PR ┋ Join 365PR
Copyright @ 2005-2008 365pr.net Ltd. All Rights Reserved. 深圳市產(chǎn)通互聯(lián)網(wǎng)有限公司 版權(quán)所有
E-mail:postmaster@365pr.net 不良信息舉報(bào) 備案號(hào):粵ICP備06070889號(hào)